Intel® Quartus® Prime Pro Edition用户指南: 部分重配置

ID 683834
日期 5/11/2020
Public
文档目录

2.10. 部分重配置解决方案IP用户指南修订历史

文档版本 Intel® Quartus® Prime版本 修订内容
2019.12.16 19.4.0
  • 增添了"错误检测CRC要求"主题。
2019.09.30 19.3.0
  • 将"Intel Stratix 10 Partial Reconfiguration Controller FPGA IP" 更新成"Partial Reconfiguration Controller Intel FPGA IP"以包含 Intel® Agilex™ 器件支持。
  • 在"PR Control Block and CRC Block VHDL Module"中添加了dummy_clk的连接的注释。
  • 在"PR Bitstream Compression and Encryption"主题中添加了关于支持增强解压缩的注释。
2019.06.07 19.1.0
  • 添加了 Intel® Stratix® 10 Configuration User Guide的注释和参考。
2019.04.22 19.1.0
  • 表示对Intel Cyclone GX器件支持POF生成。
2019.01.04 18.1.0
  • 在"Control Block Signals"主题中澄清了关于配置宽度的陈述。
2018.12.07 18.1.0
  • 更正了"Partial Reconfiguration IP Cores"表中的印刷错误。
  • 更正了" Avalon® -MM Slave to PR Region Master Interface Ports"表中的印刷错误。
2018.09.24 18.1.0
  • 更新了Partial Reconfiguration Controller Intel® Stratix® 10 FPGA IP的规范,从250 MHz更新到200 MHz。
  • 陈述了对 Intel® Cyclone® 10 GX器件的PR编译流程支持。
  • Partial Reconfiguration Controller Intel® Arria® 10 FPGA IP名称更新成Partial Reconfiguration Controller Intel® Arria® 10/Cyclone 10 FPGA IP。
2018.06.27 18.0.0 更新了Registers: Partial Reconfiguration Region Controller 中的freeze_status信号描述。
2018.06.18 18.0.0
  • 更正了Generating the PR Persona Simulation Model中的语法错误。
2018.05.07 18.0.0
  • 增添了新的Partial Reconfiguration External Configuration Controller Intel® Stratix® 10 FPGA IP的描述。
  • 更新了Partial Reconfiguration Controller Intel® Arria® 10 FPGA IP和Partial Reconfiguration Controller Intel® Stratix® 10 FPGA IP的名称。
  • Auto-instantiate CRC block Partial Reconfiguration Controller Intel® Arria® 10参数的增强解释。
  • 作为章节添加在Partial Reconfiguration User Guide中。
  • 添加了关于在 Intel® Stratix® 10设计中使用SEU检测时出现PR错误后的恢复注释。
2017.11.06 17.1.0
  • 增添了对 Intel® Stratix® 10 Partial Reconfiguration Controller IP core的支持。
  • 更新到最新的 Intel® 产品命名约定。
2017.05.08 17.0.0 首次公开发行。