仅对英特尔可见 — GUID: njz1491858254529
Ixiasoft
1.1. 部分重配置术语
1.2. 部分重配置过程序列
1.3. 内部主机部分重配置
1.4. 外部主机部分重配置
1.5. 部分重配置设计考量
1.6. 部分重配置设计流程
1.7. 层次化部分重配置(Hierarchical Partial Reconfiguration)
1.8. 部分重配置设计时序分析
1.9. 部分重配置设计仿真
1.10. 部分重配置设计调试
1.11. PR比特流安全性验证( Intel® Stratix® 10和 Intel® Agilex™ 设计)
1.12. PR比特流压缩和加密( Intel® Arria® 10和 Intel® Cyclone® 10 GX设计)
1.13. 避免PR编程错误
1.14. 对PR设计导出与版本兼容的编译数据库
1.15. 创建一个部分重配置设计修订历史
2.1. 内部和外部PR主机配置
2.2. Partial Reconfiguration Controller Intel® FPGA IP
2.3. Partial Reconfiguration Controller Intel® Arria® 10 /Cyclone 10 FPGA IP
2.4. Partial Reconfiguration External Configuration Controller Intel® FPGA IP
2.5. Partial Reconfiguration Region Controller Intel® FPGA IP
2.6. Avalon-MM Partial Reconfiguration Freeze Bridge Intel® FPGA IP
2.7. Avalon-ST Partial Reconfiguration Freeze Bridge Intel® FPGA IP
2.8. 生成和仿真 Intel® FPGA IP
2.9. Intel® Quartus® Prime Pro Edition用户指南:部分重配置存档
2.10. 部分重配置解决方案IP用户指南修订历史
仅对英特尔可见 — GUID: njz1491858254529
Ixiasoft
1.9. 部分重配置设计仿真
仿真在器件编程之前验证设计的行为。 Intel® Quartus® Prime Pro Edition软件支持对部分重配置比特流到PR控制模块的传输的仿真。此仿真使您能够在可重配置的分区中观察到结果变化和中间效果。
Intel® Quartus® Prime Pro Edition软件通过仿真多路复用器的使用来支持PR角色转换的仿真。您可以使用仿真多路复用器来更改仿真过程中驱动PR区域内部逻辑的角色。此仿真使您能够在可重配置的分区中观察到结果变化和中间效果。
与非PR设计仿真类似,PR仿真的准备工作设置仿真器工作环境,编译仿真模型库并运行仿真。 Intel® Quartus® Prime软件提供仿真组件来帮助仿真PR设计,并可以为每个角色生成门级PR仿真模型。使用行为RTL或门级PR仿真模型来仿真PR角色。门级PR仿真模型支持在设计中对寄存器进行精确仿真,并支持复位序列验证。这些技术映射的寄存器不假设初始条件。