Intel® Quartus® Prime Pro Edition用户指南: 部分重配置

ID 683834
日期 5/11/2020
Public
文档目录

2.3.4.1. 错误检测CRC要求

下面介绍了使用各种PR配置方法和参数组合使能错误检测CRC选项的要求。单击Assignments > Device > Device & Pin Options > Error Detection CRC > Enable Error Detection Check在PR比特流生成之前使能EDCRC。
注: 当使用一个32-bit Input data width和Passive Parallel x1,x8或x16 configuration的Partial Reconfiguration Controller Intel® Arria® 10 /Cyclone 10 FPGA IP时,您必须开启Enable Error Detection Check选项,并指定Divide error detection frequency by的值为2或4。
注: 当使用一个32-bit Input data width和Passive Parallel x32 configuration的Partial Reconfiguration Controller Intel® Arria® 10 /Cyclone 10 FPGA IP时,PR支持Enable Error Detection Check开启或者关闭。如果Enable Error Detection Check开启,那么PR支持Divide error detection frequency by的所有值。
注: 当使用一个1,8或者16-bit Input data width和Passive Parallel x1,x8,x16或者x32 configuration的Partial Reconfiguration Controller Intel® Arria® 10 /Cyclone 10 FPGA IP时,PR支持Enable Error Detection Check开启。如果Enable Error Detection Check开启,那么PR支持Divide error detection frequency by的所有值。
表 22.   Partial Reconfiguration Controller Intel® Arria® 10 /Cyclone 10 FPGA IP Error Detection CRC (EDCRC)要求汇总
PR IP输入数据宽度 配置模式 Enable Error Detection Check PR支持
1, 8, 16 Passive Parallel x1, x8, x16 Off Yes
1, 8, 16 Passive Parallel x1, x8, x16 On Yes, 所有的Divide error detection frequency by
32 Passive Parallel x1, x8, x16 Off No support
32 Passive Parallel x1, x8, x16 On Yes, Divide error detection frequency by值2或4
1, 8, 16, 32 Passive Parallel x32 Off Yes
1, 8, 16, 32 Passive Parallel x32 On Yes, 所有的Divide error detection frequency by