Intel® Hyperflex™ 体系结构高性能设计手册

ID 683353
日期 10/04/2021
Public
文档目录

2.2.4.1. 优化多周期路径

Compiler会不重定时.sdc时序约束的端点的寄存器,包括多周期或者假路径时序约束。因此,要尽可能具体地分配约束或异常,以避免重定时限制。

使用实际的寄存器级(而不是多周期约束)会实现Compiler最大灵活性,从而提高性能。例如,不指定多周期异常为3的组合逻辑,而是移除多周期异常,然后在组合逻辑前或后插入两个额外的寄存器级。这样,Compiler能够通过逻辑最佳地平衡额外寄存器级。