Intel® Hyperflex™ 体系结构高性能设计手册

ID 683353
日期 10/04/2021
Public
文档目录

2.4.2.1. 高速时钟域(High-Speed Clock Domains)

Intel® Hyperflex™ 体系结构FPGA支持超高速时钟域。Compiler使用可编程时钟树综合来最小化时钟插入延迟,降低动态功耗并在器件内核中提供时钟灵活性。

器件最小脉冲宽度约束可以限制 Intel® Hyperflex™ 体系结构FPGA时钟的最高性能。随着给定时钟路径上资源数量的增加,时钟脉冲上的不确定性和偏斜也随之增加。如果时钟不确定性超过目标器件的最小脉冲宽度,那么会降低最小可行时钟周期。这种影响是路径上总时钟插入延迟的一个功能。要为高速时钟域抵消这种影响,请使用Chip Planner和Timing Analyzer报告来优化设计中的时钟源布局。

如果报告指示长时钟布线的限制,那么需要调整时钟管脚约束或者使用Clock Region或Logic Lock Region约束来限制更接近时钟源的扇出逻辑。使用Clock Region约束来指定时钟扇区并优化时钟树的大小。

进行约束变更后,重新编译设计并查看时钟布线长度和时钟树大小。查看Compilation Report以确保时钟网络不会限制设计的性能。