2.3.1. 协议预置
2.3.2. GXT通道
2.3.3. 常规参数和数据通道参数
2.3.4. PMA参数
2.3.5. PCS-Core接口参数
2.3.6. 模拟PMA设置参数
2.3.7. Enhanced PCS参数
2.3.8. Standard PCS参数
2.3.9. PCS Direct数据通路参数
2.3.10. 动态重配置参数
2.3.11. 生成选项参数
2.3.12. PMA,校准和复位端口
2.3.13. PCS-Core接口端口
2.3.14. 增强PCS端口
2.3.15. 标准PCS端口
2.3.16. 收发器PHY PCS-to-Core接口参考端口映射
2.3.17. IP Core文件位置
2.5.1.1. PIPE的收发器通道数据通路
2.5.1.2. 支持的PIPE特性
2.5.1.3. 如何连接PIPE Gen1、Gen2和Gen3模式的TX PLL
2.5.1.4. 如何在 Intel® Stratix® 10收发器中实现PCI Express (PIPE)
2.5.1.5. PIPE的Native PHY IP Core参数设置
2.5.1.6. 用于PIPE的fPLL IP Core参数设置
2.5.1.7. 用于PIPE的ATX PLL IP Core参数设置
2.5.1.8. 用于PIPE的Native PHY IP Core端口
2.5.1.9. 用于PIPE的fPLL端口
2.5.1.10. 用于PIPE的ATX PLL端口
2.5.1.11. 到TX去加重的预置映射(Preset Mappings to TX De-emphasis)
2.5.1.12. 如何对PIPE配置布局通道
2.5.1.13. Gen3的链路均衡
2.5.1.14. 时序收敛建议
6.1. 重配置通道和PLL模块
6.2. 与重配置接口进行交互
6.3. 多个重配置设置文件(Multiple Reconfiguration Profiles)
6.4. 仲裁(arbitration)
6.5. 动态重配置的建议
6.6. 执行动态重配置的步骤
6.7. 直接重配置流程
6.8. Native PHY IP或PLL IP Core指导的重配置流程
6.9. 特殊情况的重配置流程
6.10. 更改模拟PMA设置
6.11. 端口和参数
6.12. 多个IP模块之间的动态重配置接口合并
6.13. 嵌入式调试功能
6.14. 时序收敛建议
6.15. 不支持的功能
6.16. 收发器寄存器映射
6.17. 重配置接口和动态重配置修订历史
7.5.1. 重新校准一个双工通道(PMA TX和PMA RX)
7.5.2. 仅在双工通道中重新校准PMA RX
7.5.3. 仅在双工通道中重新校准PMA TX
7.5.4. 在没有合并到同一物理通道的单工TX的情况下重新校准PMA单工RX
7.5.5. 在没有合并到同一物理通道的单工RX的情况下重新校准PMA单工TX
7.5.6. 仅重新校准单工TX合并的物理通道中的PMA单工RX
7.5.7. 仅重新校准单工RX合并的物理通道中的PMA单工TX
7.5.8. 重新校准fPLL
7.5.9. 重新校准ATX PLL
7.5.10. 当CMU PLL用作TX PLL时,重新校准CMU PLL
2.4.2.10.1. 字标记比特
只有在使用双倍速率传输模式时才需要字标记比特。
Intel® Stratix® 10收发器中的最大FIFO数据路径宽度是40比特宽。要在数据路径中传输80比特的tx_parallel_data或者rx_parallel_data(包括数据总线和控制比特),并行数据要分成两个40比特的数据字。一个新的标记比特用于指示tx_parallel_data或者rx_parallel_data中的字边界,分别标记低40-bit字和高40-bit字。
当在双倍数据传输模式下配置通道时,您必须将tx_parallel_data的字标记比特设置为0或1,以指示发送数据路径上的低40-bit字或者高40-bit字。在接收数据路径上可以首先接收高位字或低位字。您必须使用标记比特将数据对齐。在接收数据路径上,字标记比特也指示低位字或高位字。通常,这与发送数据路径上相同(其中0是低位字,1是高位字)。然而,也有一些例外情况。对于以下配置,在0上接收高位字,在1上接收低字:
- Enhanced PCS,32比特的接口宽度
- PCS Direct,16,20和32比特的接口
有一个包含字标记比特的特殊复位序列,当使用双倍速率传输模式时需要字标记比特。请参考Special TX PCS Reset Release Sequence来了解详细信息。
关于标记比特的信息,请参考Transceiver PHY PCS-to-Core Interface Reference Port Mapping。