L-Tile和H-Tile收发器PHY用户指南

ID 683621
日期 3/29/2021
Public
文档目录

2.4.2.10. 双倍速率传输模式

使能Native PHY IP core中的Datapath Options选项卡中的双倍速率传输模式:

  • 利用 Intel® Stratix® 10架构内核中Hyperflex体系结构的更高速度
  • 使用类似的IP core实现IP资源数量的相对减少

双倍速率传输意味着从TX PCS FIFO到PMA的数据宽度是从FPGA架构通过EMIB到TX PCS FIFO的数据宽度的两倍。写时钟频率是TX PCS FIFO读时钟的两倍。而从FPGA架构到TX Core FIFO的数据宽度与从TX Core FIFO到EMIB的数据宽度相同。TX Core FIFO的读写时钟频率相同。在RX一侧,从PMA到RX PCS FIFO的数据宽度是从RX PCS FIFO到EMIB的数据宽度的两倍。RX PCS FIFO读时钟频率是写时钟频率的两倍。而从EMIB到RX Core FIFO的数据宽度与从RX Core FIFO到FPGA Fabric的数据宽度相同。RX Core FIFO的读写时钟频率相同。

此模式使能时,PCS并行数据拆分为两个字。每个字以两倍的并行时钟频率传输到收发器。您可以对所有配置(但不包括以下配置)使能双倍速率传输模式:

  • PCS FIFO数据宽度 ≤ 10 bit
  • Core FIFO数据宽度 ≤ 10 bit

双倍速率传输模式使能时,在Native PHY IP Parameter Editor的PCS-Core Interface选项卡中的TX Clock OptionsRX Clock Options中选择PCS clkout x2。有一个例外。当使用TX standard PCS with PMA或者PCS数据宽度 = 20和byte-serializer = OFF,设置PCS_clk_2x = x1,您必须提供一个从fPLL生成的x2时钟来驱动tx_coreclkin2以实现双倍速率传输。有一个复选框可以在IP Parameter Editor上使能此端口。

图 80. 双倍速率传输模式时钟和数据通路

禁用或使能双倍速率传输模式会更改并行数据映射。有关详细的数据映射信息,请参考Transceiver PHY PCS-to-Core Interface Reference Port Mapping部分。