L-Tile和H-Tile收发器PHY用户指南

ID 683621
日期 3/29/2021
Public
文档目录

6. 重配置接口和动态重配置

本章阐释了Transceiver Native PHY IP core和Transceiver PLL IP core中包含的 Intel® Stratix® 10重配置接口的用途和使用。
动态重配置是修改收发器通道和PLL以满足器件运行中要求不断变化的过程。通过在器件运行或随后的上电过程中触发重配置可以自定义通道和PLL。动态重配置用于 Intel® Stratix® 10 L-Tile/H-Tile Transceiver Native PHY,fPLL,ATX PLL和CMU PLL IP core。
注: Intel® Stratix® 10中,除了通道和PLL,也必须使用重配置接口对Embedded Multi-die Interconnect Bridge (EMIB)进行重配置。
图 228. 可重配置接口

使用重配置接口对以下应用进行收发器通道或PLL设置,EMIB设置的动态修改:

  • 通过调整TX和RX模拟设置,对信号完整性进行调谐
  • 使能或禁用收发器通道模式,例如:PRBS生成器和验证器
  • 更改数据速率在CPRI,SATA或SAS应用中执行自动协商
  • 通过在标准型(standard)和增强型(enhanced) PCS数据路径之间切换来改变Ethernet (1G/10G)应用中的数据速率
  • 更改TX PLL的设置实现支持多种数据速率的协议(例如:CPRI)
  • 将RX CDR设置从一个数据速率更改成另一个数据速率
  • 在多个TX PLL之间进行切换实现多数据速率的支持

Native PHY和Transmit PLL IP core提供以下支持动态重配置的功能:

  • 重配置接口
  • 配置文件
  • 多个重配置设置文件(multiple reconfiguration profiles)
  • 嵌入式重配置流送器(embedded reconfiguration streamer)
  • Native PHY Debug Master Endpoint (NPDME)
  • 可选的重配置逻辑