L-Tile和H-Tile收发器PHY用户指南

ID 683621
日期 3/29/2021
Public
文档目录

7.2.1. Avalon® Memory-Mapped Interface仲裁寄存器

表 166.   Avalon® Memory-Mapped Interface仲裁寄存器
比特 偏移地址 说明
[0] 0x0 49 此比特对 Avalon® memory-mapped interface的控制进行仲裁。
  • 将此比特设为0,由用户请求对内部配置总线的控制。
  • 将此比特设为1,将内部配置总线控制传递给PreSICE。
[1] 0x0 此比特表明校准是否完成。这是反转的cal_busy信号。您可以写入此比特;然而,如果没有使能0x100中的任何校准位而意外地写入0x0,那么PreSICE可能不会将此比特设置成0x1,而且cal_busy将会保持高电平。如果cal_busy连接到复位控制器,那么通道复位被触发。
  • 0x1 = 校准完成
  • 0x0 = 校准未完成。将0x0写入到此比特后,cal_busy信号被激活两个时钟周期。
注: 在校准过程中,当reconfig_waitrequest为高电平时,您无法读取偏移地址0x0。
49 收发器通道,ATX PLL和fPLL使用同一偏移地址。