L-Tile和H-Tile收发器PHY用户指南

ID 683621
日期 3/29/2021
Public
文档目录

6.6.1. 通道重配置

  1. 如果使能了后台校准,那么要通过将通道偏移地址0x542[0]设置为0x0来禁用后台校准。
    如果0x542[0] = 0x0,0x481[2] = 0x0或reconfig_waitrequest为低电平,那么您已成功禁用后台校准。
  2. Pause Traffic:置位所需的通道复位(如果需要)。请参考动态重配置的建议部分来了解哪些复位需要被置位。如果在数据速率或者协议模式之间进行重配置或者使能/禁用PRBS,那么将通道置于复位状态。
  3. Modify:使用直接重配置流程Native PHY或PLL IP指导的重配置流程特殊情况的重配置流程中描述的流程来执行必要的重配置。
  4. Re-align:如果重配置涉及到数据速率或者协议模式的更改,那么需要重校准并等待校准完成。当tx/rx/pll_cal_busy置低时校准完成。关于校准寄存器和执行校准的步骤的详细信息,请参考校准章节。如果您重配置了:
    1. TX单工通道(由于数据速率改变)—您必须重新校准通道TX。
    2. RX单工通道(由于数据速率改变)—您必须重新校准通道RX。
    3. 双工通道(由于数据速率改变)—您必须先重新校准通道RX,然后重新校准TX。
  5. Return Control:执行所有必要的重配置后,将内部配置总线访问返回到PreSICE,并直接写入0x01到偏移地址0x000。您可能需要重配置通道的PMA模拟参数。请参考Changing PMA Analog Parameters部分来了解详细信息。
  6. Resume Traffic:置低模拟复位,然后置低数字复位。请参考"动态重配置的建议"来了解关于需要被置低的复位的详细信息。
  7. 如果需要,可通过将通道偏移地址0x542[0]设置为0x1来使能后台校准。
    • 后台校准功能仅用于H-tile成品器件,从 Intel® Quartus® Prime Design Suite 18.1开始并且数据速率 >= 17.5 Gbps。
    • 关于详细信息,请参考后台校准
注: 使能可选的重配置逻辑寄存器时,不可以在多个IP模块之间合并多个重配置接口(将单一TX/RX的单独实例合并到同一个物理位置或者将独立的CMU PLL和TX通道合并到同一个物理位置)。