L-Tile和H-Tile收发器PHY用户指南

ID 683621
日期 3/29/2021
Public
文档目录

4.3.1.2. 器件操作过程中复位发送器

按照此复位序列在器件操作过程中随时复位发送器的模拟或数字模块。使用此复位重新建立一个链接。用户编码的Reset Controller必须符合以下复位序列,以确保发送器的可靠操作。

列表中的步骤编号对应于下图中的数字。

  1. 置位tx_analogresettx_digitalreset,而pll_cal_busytx_cal_busy为低电平。
  2. 等待PHY的tx_analogreset_stat置位,以确保tx_analogreset成功置位。当TX PMA成功保持在复位状态时,tx_analogreset_stat变为高电平。
    1. 置低rx_analogreset
  3. 等待PHY的tx_analogreset_stat置低,以确保tx_analogreset成功置低。当TX PMA成功退出复位状态时,tx_analogreset_stat变为低电平。
  4. TX PLL获得锁定后,pll_locked信号变高。在监控pll_locked信号之前,等待tx_analogreset_stat置低。
  5. pll_locked变高后,置低tx_digitalreset至少ttx_digitalreset 时长。
  6. 等待PHY的tx_digitalreset_stat置低,以确保tx_digitalreset在PCS中成功置低。
图 171. 器件操作期间的发送器复位序列