仅对英特尔可见 — GUID: grs1626896937165
Ixiasoft
2.5.1.1. Report Fmax Summary(报告Fmax汇总)
2.5.1.2. Report Timing(报告时序)
2.5.1.3. Report Timing By Source Files(按源文件报告时序)
2.5.1.4. Report Data Delay(报告数据延迟)
2.5.1.5. Report Net Delay(报告网络延迟)
2.5.1.6. Report Clocks and Clock Network(报告时钟和时钟网络)
2.5.1.7. Report Clock Transfers(报告时钟传输)
2.5.1.8. Report Metastability(报告亚稳定性)
2.5.1.9. Report CDC Viewer(报告CDC Viewer)
2.5.1.10. Report Asynchronous CDC(报告异步CDC)
2.5.1.11. Report Logic Depth(报告逻辑深度)
2.5.1.12. Report Neighbor Paths(报告相邻路径)
2.5.1.13. Report Register Spread
2.5.1.14. Report Route Net of Interest
2.5.1.15. Report Retiming Restrictions(报告重定时限制)
2.5.1.16. Report Register Statistics(报告寄存器统计)
2.5.1.17. Report Pipelining Information(报告流水线信息)
2.5.1.18. 报告时间借用数据
2.5.1.19. Report Exceptions and Exceptions Reachability(报告异常和异常可达性)
2.5.1.20. Report Bottlenecks(报告瓶颈)
仅对英特尔可见 — GUID: grs1626896937165
Ixiasoft
2.5.1.19. Report Exceptions and Exceptions Reachability(报告异常和异常可达性)
Timing Analyzer的Reports > Constraint Diagnostics > Report Exceptions...命令使您能够报告与默认时序分析条件(由Set False Path、Set Multicycle Path、Set Minimum Delay或者Set Maximum Delay命令指定)不符的异常(对应的Tcl命令:set_false_path、set_multicycle_path、set_min_delay和set_max_delay)。
图 79. Report Exceptions Reachability报告
同样,您可以点击Reports > Constraint Diagnostics > Report Exceptions Reachability...来报告您工程中的的异常约束的范围。此报告使您能够确定是完全应用还是部分应用约束、是否覆盖约束以及通过提供"reachability"百分比来确定约束的源节点和目标节点是否可达。可达性是应用约束的路径的百分比。低可达性表明约束可能过于广泛,可能涵盖许多不相关的项目。高可达性表明异常是非常有针对性的。