Intel® Quartus® Prime Pro Edition用户指南: Timing Analyzer

ID 683243
日期 10/02/2023
Public
文档目录

2.6.8.5.1. 默认的多周期分析

默认情况下,Timing Analyzer执行单周期分析以确定建立和保持检查。此外,默认情况下,Timing Analyzer将结束多周期设置约束值(end multicycle setup assignment value)设置为1,将结束多周期保持约束值(end multicycle hold assignment value)设置为零。

源寄存器和目地寄存器的源和目地时序波形,HC1和HC2是保持检查1和2,SC是设置检查。

图 125. 默认时序图时序波形显示了一个数据传输的源寄存器和目地寄存器。HC1和HC2是Timing Analyzer执行的保持检查(hold check)。SC是Timing Analyzer执行的设置检查(setup check)。
图 126. Setup Check计算

最具限制性的默认单周期设置关系(隐含的结束多周期设置分配(end multicycle setup assignment)为1)为10 ns。

图 127. 默认设置报告(Default Setup Report)
图 128. Hold Check计算下图显示了设置时序报告,其中突出显示了启动和锁存边沿时间。

最具限制性的默认单周期保持关系(隐含的结束多周期保持分配(end multicycle hold assignment)为0)为0 ns。

图 129. 默认保持报告(Default Hold Report)下图显示了保持时序报告,其中突出显示了启动和锁存边沿时间。