仅对英特尔可见 — GUID: mwh1410383653835
Ixiasoft
2.5.1.1. Report Fmax Summary(报告Fmax汇总)
2.5.1.2. Report Timing(报告时序)
2.5.1.3. Report Timing By Source Files(按源文件报告时序)
2.5.1.4. Report Data Delay(报告数据延迟)
2.5.1.5. Report Net Delay(报告网络延迟)
2.5.1.6. Report Clocks and Clock Network(报告时钟和时钟网络)
2.5.1.7. Report Clock Transfers(报告时钟传输)
2.5.1.8. Report Metastability(报告亚稳定性)
2.5.1.9. Report CDC Viewer(报告CDC Viewer)
2.5.1.10. Report Asynchronous CDC(报告异步CDC)
2.5.1.11. Report Logic Depth(报告逻辑深度)
2.5.1.12. Report Neighbor Paths(报告相邻路径)
2.5.1.13. Report Register Spread
2.5.1.14. Report Route Net of Interest
2.5.1.15. Report Retiming Restrictions(报告重定时限制)
2.5.1.16. Report Register Statistics(报告寄存器统计)
2.5.1.17. Report Pipelining Information(报告流水线信息)
2.5.1.18. 报告时间借用数据
2.5.1.19. Report Exceptions and Exceptions Reachability(报告异常和异常可达性)
2.5.1.20. Report Bottlenecks(报告瓶颈)
仅对英特尔可见 — GUID: mwh1410383653835
Ixiasoft
2.3. 第2步:指定时序约束
您必须指定那些用于描述设计的时钟频率要求,时序异常和I/O时序要求的时序约束,以便在时序分析期间与实际条件进行比较。您可以在添加到工程中的一个或多个 Synopsys* Design Constraints (.sdc)文件中定义时序约束。
如果您对.sdc文件不熟悉,那么可以在Timing Analyzer GUI中创建一个初始.sdc文件,或者使用提供的.sdc文件模板进行创建。如果您对时序分析熟悉,那么您可以在任何的文本编辑器中创建.sdc文件,然后添加到工程中。
- 请使用以下任何方法在.sdc文件中输入时序约束:
- 在Timing Analyzer GUI中输入约束—点击Tools > Timing Analyzer,在Tasks窗格中点击Update Timing Netlist,然后从Constraints菜单中输入约束。GUI显示对应的SDC命令。
- 自己创建一个.sdc文件。您可以首先添加建议的初始SDC约束,然后迭代修改.sdc约束并对时序结果进行重新分析。在输入依赖于时钟的任何约束之前,必须首先创建时钟约束。
图 38. Create Clock对话框定义时钟约束
- 保存.sdc文件。在Timing Analyzer GUI中输入约束时,单击Constraints > Write SDC File,将您在GUI中输入的约束保存到.sdc文件。
- 将.sdc文件添加到工程中,如第1步:指定Timing Analyzer设置所描述。