Intel® Cyclone® 10 GX内核架构和通用I/O手册

ID 683775
日期 6/14/2018
Public
文档目录

5.6.6.1. 源同步时序预算

本部分中的内容对 Intel® Cyclone® 10 GX 器件系列中源同步信号的时序预算、波形以及规范进行介绍说明。

LVDS I/O标准使能了high-speed数据传输,实现更高的系统整体性能。要想利用快速的系统性能,必须分析这些高速信号的时序。对差分模块的时序分析不同于传统的同步时序分析技术。

源同步时序分析的基础是数据和时钟信号之间的偏斜,而非时钟到输出的建立时间。高速差分数据传输需要使用IC供应商提供的时序参数,且电路板偏斜、电缆偏斜和时钟抖动会对其造成强烈影响。

该部分定义 Intel® Cyclone® 10 GX 器件系列中的源同步差分数据定向时序参数、时序预算定义,以及如何使用这些时序参数确定设计的最佳性能。