Intel® Cyclone® 10 GX内核架构和通用I/O手册

ID 683775
日期 6/14/2018
Public
文档目录

10.7.1. Intel® Cyclone® 10 GX器件的上电顺序要求

Intel® Cyclone® 10 GX器件中的每个电源轨被分成三组。请参阅 Intel® Cyclone® 10 GX器件系列管脚连接指导AN692: Intel® Cyclone® 10 GX Intel® Arria® 10 Intel® Stratix® 10器件的电源定序考量获得其它细节。

下图说明 Intel® Cyclone® 10 GX器件电压组及其要求的上电序列。

图 183.  Intel® Cyclone® 10 GX器件的上电序列


注: VCCBAT不在任何组中。VCCBAT无序列要求。VCCBAT持有安全密钥的内容。
表 97.  电压轨
电源组 Intel® Cyclone® 10 GX电源
Group 1

VCC

VCCP

VCCERAM

VCCR_GXB

VCCT_GXB

Group 2

VCCPT

VCCH_GXB

VCCA_PLL

Group 3

VCCPGM

VCCIO

Group 1中的所有电源轨必须在Group 2中所有电源轨可开始斜升之前斜升(以任何顺序)至各自额定电压的90%。

在Group 1中最后一个电源轨上升至其最小阈值(其90%额定电压)后,Group 2中的电源轨可以任何顺序开始斜升。Group 2中的所有电源轨必须在Group 3中电源轨可以开始斜升之前上升到最小阈值(其90%额定电压)。

Group 2中最后一个电源轨斜升至其最小阈值(其90%足值)后,Group 3中的电源轨可以任何顺序斜升。

对于 Intel® Cyclone® 10 GX器件,如果Group 3和Group 2共享相同电压电平,且与Group 2电源轨VCCIO,VCCPGM和VCCIO_HPS具有相同的稳压器,则可将这两组电源轨合并,且一同斜升。

注: 确保新组合的电源轨不会导致对未上电GPIO或收发器管脚的驱动。

所有电源轨必须单调斜升。上电序列应符合标准或快速Power On Reset(POR)延迟时间。POR延迟时间取决于您使用的POR延迟设置。关于 Intel® Cyclone® 10 GX器件的POR规范,请参阅 Intel® Cyclone® 10 GX器件数据表中POR规范部分。

上电序列必须符合标准或快速POR延迟时间,具体取决于您使用的POR延迟设置。