Intel® Cyclone® 10 GX内核架构和通用I/O手册

ID 683775
日期 6/14/2018
Public
文档目录

3.5.1.5.1. 映射脉动模式用户视图到精度可调模块体系结构视图

下图显示了通过使用 Intel® Cyclone® 10 GX精度可调DSP模块(d) 重新时序化寄存器和重结构化加法器能够实现脉动FIR过滤器(a)的用户视图。如(b)中所示,在chainin,dataa_y0和dataa_x0输入路径上Register B能够重新时序化到脉动寄存器。(c)中显示了寄存器重新时序化的最终结果。如(d)中所示,chainout加法器将通过重新结构化加法器输入和位置得到的两个乘法器结果的和与chainin输入相加。

图 38. 映射脉动模式用户视图到精度可调模块体系结构视图