Intel® Cyclone® 10 GX内核架构和通用I/O手册

ID 683775
日期 6/14/2018
Public
文档目录

5.8. Intel® Cyclone® 10 GX器件的I/O和高速I/O的修订历史

文档版本 修顶内容
2018.02.02
  • 在可编程开漏输出主题中,将"logic-to-pin"更改为"logic to the output buffer"。
  • 更新了10CX085器件的封装F672的I/O bank 2J和3A的管脚数。
  • 移除了RSKM计算实例。
  • 更新了LVPECL匹配中的图标题,以阐明该图指的是外部匹配。没有OCT支持LVPECL I/O标准。
  • 更新了关于差分通道的管脚布局的指南主题,以阐明以下信息:
    • 在用于差分接收器的I/O bank中,PLL仅可以驱动同一I/O bank中的通道。
    • 使能DPA功能的I/O bank中未使用的管脚可以分配到单端I/O标准中。
  • 在关于I/O缓冲和寄存器的主题中阐明实现DDR电路时可利用I/O寄存器,使用GPIO IP内核。
  • 阐明分配到3 V I/O bank的所有单端I/O均可支持所有可编程的I/O单元,除了可编程预加重、RD OCT、校准RS和RT OCT以及内部VREF生成外。
  • 阐明3 V I/O bank支持单端和差分SSTL、HSTL和HSUL I/O标准。
  • 更新了有关I/O和差分缓冲的主题,以指定差分参考时钟支持驱动SERDES的I/O PLL。
  • 更新了关于VREF源和VREF管脚的指南主题,以指定VREF管脚专用于电压参考信号端I/O标准。
日期 版本 修订内容
2017年11月 2017.11.10
  • 对在整数PLL模式下使用PLL驱动LVDS通道更新了注释,阐明如果旁路SERDES,则无需PLL。
  • 更新了关于串行器旁路DDR和SDR操作的主题,以便将有关时钟的更多信息添加到IOE。
  • 更新了关于解串器的主题,以添加有关旁路解串器的更多信息。
  • 从显示non-DPA、DPA和soft-CDR模式下的接收器数据通路的图中移除了关于SDR和DDR数据宽度的声明。
  • 在显示参数值的实例中更正了排字错误,通过将"c0”更新成"outclk0",以便在external PLL模式下生成输出时钟。
  • 移除了关于 Intel® Cyclone® 10 GX器件的I/O纵向移植中的移植路径的注释。
  • 更新了 Intel® Cyclone® 10 GX 的可编程电流强度表中的差分SSTL-18 Class I和Class II、差分SSTL-15 Class I和Class II、差分SSTL-12 Class I和Class II、差分1.8 V HSTL Class I和Class II、差分1.5 V HSTL Class I和Class II以及差分1.2 V HSTL Class I和Class II的I/O标准。
  • Intel® Cyclone® 10 GX 器件中FPGA I/O所支持的I/O标准 Intel® Cyclone® 10 GX I/O标准电平表添加了SSTL-12、SSTL-125、SSTL135、差分SSTL-12、差分SSTL-125和差分SSTL-135的I/O标准。
  • 移除了 Intel® Cyclone® 10 GX 器件的可编程电流强度表中的DDR3 OCT设置,并添加了一个注释,说明有关DDR3 OCT设置的I/O标准的信息,可参考 Intel® Cyclone® 10 GX器件的片上I/O匹配部分。
  • Intel® Cyclone® 10 GX 器件的可编程电流强度表中的SSTL-18 Class II和SSTL-15 Class II I/O标准的可编程电流强度值进行了更新。
  • 移除了关于在 Intel® Cyclone® 10 GX器件的I/O纵向移植中相同封装类型的器件之间0.15mm封装高度差异的注释。
  • 移除了关于在 Intel® Cyclone® 10 GX器件的I/O纵向移植中使用外部存储器件超过450MHz频率时的LVDS I/O bank分配的注释。
  • 移除了LVDS接收器的RSKM报告通过TimeQuest时序分析器将Input Delay分配给LVDS Receiver章节。
  • 添加了指南:LVDS参考时钟源章节。
  • 移除了关于在RX Non-DPA模式下,参数编辑器中选择上升沿(rising edge)选项的说明。
  • 移除了External PLL模式下IOPLLLVDS SERDES之间的连接章节中的使用共享I/O PLL且与接收器通道(DPA)共享时,LVDS与跨越多个Bank的发送器通道的IOPLL IP Core的连接使用共享I/O PLL且与接收器通道(Soft-CDR模式)共享时,LVDS与跨越多个Bank的发送器通道的IOPLL IP Core的连接结构图。
  • 更新了External PLL模式下IOPLLLVDS SERDES之间的连接中的External PLL模式下Non-DPA LVDS接收器与IOPLL IP Core的连接External PLL模式下DPA LVDS接收器与IOPLL IP Core的连接External PLL模式下Soft-CDR LVDS接收器与IOPLL IP Core的连接External PLL模式下LVDS发送器与IOPLL IP Core的连接结构图。
  • 重新编写了LVDS接口跨越多个I/O Bank中的PLL驱动DPA-Enabled差分接收器和发送器通道指南主题。
2017年5月 2017.05.08 首次发布。