Intel® Cyclone® 10 GX内核架构和通用I/O手册

ID 683775
日期 6/14/2018
Public
文档目录

8.2.1.3. 层次标记

层次标记(hierarchy tagging)是对设计部分的敏感度进行分类的过程。

通过使用 Quartus® Prime Pro Edition软件创建设计分区,然后将Advanced SEU Detection(ASD)Region参数分配给此分区来执行层次标记。此参数的值可设为0到15,因此对设计部分的系统响应分类总共有16种。

设计层次敏感度处理取决于Sensitivity Map Header文件(.smh)的内容。该文件决定FPGA逻辑设计的哪一部分对CRAM比特位翻转敏感。可使用.smh文件中的敏感度信息决定正确(最少损坏)的恢复顺序。

要生成功能有效的.smh, 必须从功能性逻辑的角度,通过层次标记过程来指定设计敏感度.