Intel® Cyclone® 10 GX内核架构和通用I/O手册

ID 683775
日期 6/14/2018
Public
文档目录

10.4.2.1.1. Core Access模式的配置寄存器

内核访问配置寄存器为一个8-bit寄存器。

图 175. 内核访问配置寄存器


表 94.  Core Access Configuration Register(内核访问配置寄存器)说明
Bit编号 Bit名称 说明
D0 MD0

通道排序程序的模式选择:

  • MD[1:0]=2'b00—通道2到通道7的通道排序程序周期
  • MD[1:0]=2'b01—通道0到通道7的通道排序程序周期
  • MD[1:0]=2'b10—通道0到通道1的通道排序程序周期
  • MD[1:0]=2'b11—由IP核控制。指定chsel[3:0]上要转换通道。
D1 MD1
D2 BU0

Channel 0—表示通道0的寄存器位。选择单极性时设置为“0”。

D3 BU1

Channel 1—表示通道1的寄存器位。选择单极性时设置为“0”。

D4 NA

保留。设置为“0”。

D5 NA

保留。设置为“0”。

D6 CAL

校准使能位。“0”表示校准关闭,“1”表示校准打开。当校准关闭时,校准结果未包括在最后转换的12-bit 数据中。

D7 NA

保留。设置为“0”。