JESD204B Intel® FPGA IP用户指南

ID 683442
日期 9/10/2020
Public
文档目录

1. JESD204B IP快速参考

所作的更新针对于:
Intel® Quartus® Prime设计套件 20.2
IP版本 19.2.0
本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考本翻译版本仅供参考,如果本翻译版本与其英文版本存在差异,则以英文版本为准。某些翻译版本尚未更新对应到最新的英文版本,请参考英文版本以获取最新信息。

JESD204B Intel® FPGA IP是一种高速点对点串行接口知识产权(IP)。

注: 关于系统要求和安装说明,请参考 Intel® FPGA软件安装和许可
表 1.   JESD204B IP的简要信息

项目

说明

协议功能

  • 联合电子器件工程委员会(JEDEC) JESD204B.01,2012标准发布规范
  • 器件子类(device subclass):
    • subclass 0—向后兼容JESD204A。
    • subclass 1—使用SYSREF信号来支持确定性延迟。
    • subclass 2—使用SYNC_N检测来支持确定性延迟。

内核功能

  • 参数L、M和F的运行时配置
  • 高达12.5千兆位每秒(Gbps)的数据速率—根据JESD204B规范
  • 高达19.2 Gbps的数据速率—根据JESD204B规范,尚未认证(无特性支持)
  • 单通道或多通道(每条链路高达8个通道)
  • 串行通道对齐和监测
  • 通道同步
  • 支持多器件同步的模块化设计
  • MAC和PHY分区
  • 确定性延迟支持
  • 8B/10B编码
  • 加扰/解扰
  • 用于发送和接收数据通路的 Avalon® Streaming (Avalon-ST)接口
  • 用于配置和状态寄存器(CSR)的 Avalon® Memory-Mapped (Avalon-MM)接口
  • 仿真测试台的动态生成

典型应用

  • 无线通讯设备
  • 广播设备
  • 军事设备
  • 医疗设备
  • 测试和测量设备

器件系列支持

  • Intel® Agilex™ 器件(E-tile)
  • Intel® Cyclone® 10 GX FPGA器件
  • Intel® Stratix® 10 FPGA器件(L-tile/H-tile/E-tile)
  • Intel® Arria® 10 FPGA器件
  • Stratix® V FPGA器件
  • Arria® V FPGA器件
  • Arria® V GZ FPGA器件
  • Cyclone® V FPGA器件

设计工具

  • Intel® Quartus® Prime软件中的Platform Designer参数编辑器,可用于设计创建和编译
  • Intel® Quartus® Prime软件中的Timing Analyzer,可用于时序分析

  • ModelSim* - Intel® FPGA Edition Riviera-PRO* VCS* / VCS* MXNCSim Xcelium* Parallel仿真器软件,用于设计仿真或者综合