JESD204B Intel® FPGA IP用户指南

ID 683442
日期 9/10/2020
Public
文档目录

4.2.1.6. 初始通道同步

Subclass 1和Subclass 2模式的接收器将数据存储在存储缓冲器中(Subclass 0模式不会将数据存储在缓冲器中,但会在最后通道到达时在帧边界上即刻释放它们)。RX IP内核检测每个通道的用户数据多帧的开始,然后等待最后通道数据的到达。最后数据被报告为RBD计数(csr_rbd_count)值,这可以从状态寄存器中读取。这是偏斜去除FIFO(简称为RBD偏移)中的数据最早的释放机会。

JESD204B RX IP内核支持在0偏移上的RBD释放,也提供通过RBD计数的可编程偏移。默认情况下,RBD释放可通过csr_rbd_offset进行编程,释放在LMFC边界。如果要实现提前释放机制,在csr_rbd_offset寄存器中编程。csr_rbd_offsetcsr_rbd_count基于链路时钟边界(而不是帧边界)是一个计数器。因此,在每四个八位字节上就有RBD释放机会。

图 13. Subclass 1确定性延迟和支持编程释放机会