JESD204B Intel® FPGA IP用户指南

ID 683442
日期 9/10/2020
Public
文档目录

4.1.1.1. TX CGS

CGS相位通过下面的过程来实现:
  • 复位时,转换器件(RX)通过SYNC_N低电平发出一个同步请求。JESD204B TX IP内核发送/K/ = /K28.5/符号流。当接收四个连接的/K/符号时,接收器会同步。
  • 对于Subclass 0,RX转换器件在帧边界置低SYNC_N信号。在所有接收器停用它们的同步请求后,JESD204B TX IP内核继续发出/K/符号,直到下一个帧开始。如果csr_lane_sync_en信号被禁用,那么内核开始发送ILAS数据序列或者编码用户数据。
  • 对于Subclass 1和2,RX转换器件在LMFC边界上置低SYNC_N信号。在所有接收器停用SYNC_N信号后,JESD204B TX IP内核继续发送/K/符号,直到下一直LMFC边界。在下一下LMFC边界,JESD204B IP内核发送ILAS数据序列。(没有可编程性来使用之后的LMFC边界。)