JESD204B Intel® FPGA IP用户指南

ID 683442
日期 9/10/2020
Public
文档目录

4.3.1.2. Subclass 1操作模式

JESD204B IP core维持一个LMFC计数器,从0到(F × K/4)–1计数,然后循环计数。LMFC计数器在转换器件发出通用SYSREF频率到所有发送器的接收器后在两条链路时钟周期内进行复位。SYSREF频率必须与在一起合组和同步的转换器件的频率相同。

表 21.  SYSREF频率计算的实例在这个实例中,可以选择执行下面其中一个选项:
  • 提供两个SYSREF和器件时钟,其中ADC组共享器件时钟和SYSREF (18.75 MHz和9.375 Mhz)
  • 对所有ADC和DAC组提供一个SYSREF (运行在9.375 MHz)和器件时钟,因为DAC中的SYSREF周期是n个整数的乘法。
配置 SYSREF频率
ADC Group 1 (2 ADCs)
  • LMF = 222
  • K = 16
  • Data rate = 6 Gbps
(6 GHz / 40) / (2 x 16 / 4) = 18.75 MHz
ADC Group 2 (2 ADCs)
  • LMF = 811
  • K = 32
  • Data rate = 6 Gbps
(6 GHz / 40) / (1 x 32 / 4) = 18.75 MHz
DAC Group 3 (2 DACs)
  • LMF = 222
  • K = 16
  • Data rate = 3 Gbps
(3 GHz / 40) / (2 x 16 / 4) = 9.375 MHz