仅对英特尔可见 — GUID: fgg1507012287991
Ixiasoft
4.3.1.2. Subclass 1操作模式
JESD204B IP core维持一个LMFC计数器,从0到(F × K/4)–1计数,然后循环计数。LMFC计数器在转换器件发出通用SYSREF频率到所有发送器的接收器后在两条链路时钟周期内进行复位。SYSREF频率必须与在一起合组和同步的转换器件的频率相同。
组 | 配置 | SYSREF频率 |
---|---|---|
ADC Group 1 (2 ADCs) |
|
(6 GHz / 40) / (2 x 16 / 4) = 18.75 MHz |
ADC Group 2 (2 ADCs) |
|
(6 GHz / 40) / (1 x 32 / 4) = 18.75 MHz |
DAC Group 3 (2 DACs) |
|
(3 GHz / 40) / (2 x 16 / 4) = 9.375 MHz |