JESD204B Intel® FPGA IP用户指南

ID 683442
日期 9/10/2020
Public
文档目录

4.2.1.2. 帧同步

在CGS相位后,接收器假定第一个非/K28.5/字符标记帧和多帧的开始。如果发送器发出初始通道对齐序列,那么第一个非/K28.5/字符为/K28.0/。与JESD204B TX IP内核相类似,csr_lane_sync_en默认被设为1,因此RX内核检测到/K/字符至/R/字符的跳变。如果csr_lane_sync_en被设为0,那么RX内核检测到/K/字符至第一个数据的跳变。如果违反了这些条件中的其中的一个,那么会标记ILAS错误和意外的/K/字符。

csr_lane_sync_en设为0时,必须要禁用对数据的第一组16组八位组的数据检查,因为字符替换模块使用这16组八位组来恢复字符替换的帧结束指针。当csr_lane_sync_en被设为1时(默认的JESD204B设置),被丢弃的八位组的数量取决于扰码器或解码器模块。

接收器假定在每个F八位组中开始一个新的帧。八位组计数器用于帧对齐和通道对齐。