JESD204B Intel® FPGA IP用户指南

ID 683442
日期 9/10/2020
Public
文档目录

4.3.3. SYNC_N信号

对于Subclass 0的实现,必须结合同一组路径中DAC转换器的SYNC_N信号。

在某些应用中,多个转换器被组合在同一组路径来采集一个信号(称为多点链路)。FPGA仅在所有链路置低同步请求后,才可以开始LMFC计数器,并传输至ILAS。JESD204B TX IP内核提供三个信号来实现这一应用。SYNC_N是DAC转换器中的直接信号。SYNC_N中的错误信号被过滤,并作为dev_sync_n信号被发送。对于Subclass 0,需要多路传输同一多点链路中的所有dev_sync_n信号,并通过mdev_sync_n信号将它们输入到IP内核。

图 17. Subclass 0 — 对JESD204B TX IP Core合并SYNC_N信号


对于Subclass 1实现,可以选择从转换器件中结合或不合并SYNC_N信号。如果将两个ADC转换器件作为多点链路来实现,并且其中一个转换器无法链接,那么功能链接仍然会操作。必须管理SYSREF信号的走线长度和差分对来最小化偏斜。

SYNC_N是DAC转换器中的直接信号。SYNC_N的错误信号被过滤,并作为dev_sync_n输出信号被发送。JESD204B TX IP内核中的dev_sync_n信号必须环回到同一实例的mdev_sync_n信号,而无需合并SYNC_N信号。

您必须对RBD释放的同一多点链路中所有的JESD204B RX IP内核设置相同的RBD偏移值(csr_rbd_offset) (每条链路到达的最后通道)。JESD204B RX IP内核将会偏斜去除并在达到RBD偏移值时输出数据。在系统中总延迟是一致的,并且在多个复位之间是相同的。对每条链路设置不同的RBD偏移或者设置一个提早释放不保证延迟性延迟和数据对齐。

图 18. Subclass 1 — 对JESD204B TX IP Core合并SYNC_N信号