Intel® Quartus® Prime Pro Edition用户指南: 设计优化

ID 683641
日期 9/30/2019
Public
文档目录

5.6.5. Register-to-Register时序优化技术

设计优化的下一阶段旨在提高register-to-register (fMAX)时序。 如果编译后设计无法符合时序要求,则以下部分提供可用选项。

编码风格比更改设置更大程度上影响设计性能。始终评估代码并确保使用同步设计实践。

注: 在Timing Analyzer的上下文中,register-to-register时序优化与最大化设计中时钟域上的时间裕量效果相同。本小节中的技术可改善设计中不同时序路径上的时间裕量。

执行设计优化之前,请先了解设计结构以及各种技术在不同逻辑类型中的效果。无法使逻辑结构受益的技术甚至会降低设计性能。