Intel® Quartus® Prime Pro Edition用户指南: 设计优化

ID 683641
日期 9/30/2019
Public
文档目录

7.3.4. adjust_pll_refclk

说明

通过修改输入参考时钟频率更改IOPLL频率。适用于以下情况:
  • 保持原始refclk和outclk比率。
  • 您更改的IOPLL均不生成IP时钟。
  • 级联的IOPLL必须直接连接(其相互间无时钟门)。
  • IOPLL不可处于“非专用”补偿模式。
  • 对于所有IOPLL,outclks占空比等于50,且相移等于0。
  • 不支持 Intel® Agilex™ 器件。

用法:

以下实例通过将输入时钟频率修改到100 MHz来调整*pll_main* IOPLL。

adjust_pll_refclk -to {*pll_main*} -refclk 100

自变量(Argument)

to
您需要调整的上游IOPLL。转义目标名称中的[ or ]
refclk
新的refclk频率,以MHz为单位。