Intel® Stratix® 10精度可调DSP块用户指南

ID 683832
日期 10/22/2019
Public
文档目录

2.9. 倍加寄存器用于定点运算

通过使能位于输入寄存器bank与累加器反馈路径间的64-bit双倍累加寄存器实现累加器双倍累加。

如果双累加寄存器被使能,则累加器的反馈路径中会增加一个额外的时钟周期延迟。

此寄存器具有与输出寄存器相同的CLKENA,和CLR设置。

使能此寄存器,可得到两个使用相同数量精度可调DSP模块的累加器通道。对处理交错符合数据(I, Q)有所帮助。