Intel® Stratix® 10精度可调DSP块用户指南

ID 683832
日期 10/22/2019
Public
文档目录

3.1.5.2. 18-Bit脉动FIR模式

18-bit脉动FIR模式中,加法器被配置成双44-bit加法器,因此在使用18 x 19 操作模式时,产生7 bits开销,导致结果为37-bit。从而使得16个18 x 19乘法器或8个 Intel® Stratix® 10精度可调DSP模块被联级为脉动FIR结构。

图 15.  Intel® Stratix® 10器件的18-Bit脉动FIR模式