Intel® Stratix® 10器件数据表

ID 683181
日期 12/02/2019
Public
文档目录

Intel® Stratix® 10 GX/SX L-Tile器件的收发器规范

表 47.  L-Tile参考时钟规范
符号/说明 条件 全部的收发器速度等级 单位
Min Typ Max
支持的I/O标准 专用参考时钟管脚 CML,差分LVPECL,LVDS和HCSL
RX参考时钟管脚 CML,差分LVPECL和LVDS

输入参考时钟频率

(CMU PLL)

  50 800 MHz

输入参考时钟频率

(ATX PLL)

  100 800 MHz

输入参考时钟频率

(fPLL)

  50 77 800 MHz
上升时间 20%到80% 350 ps
下降时间 80%到20% 350 ps
占空比 45 55 %
扩频调制时钟频率 PCIe 30 33 kHz
扩频下展(spread-spectrum downspread) PCIe 0 to –0.5 %
片上匹配电阻 100 Ω
绝对VMAX 专用参考时钟管脚 1.6 V
RX参考时钟管脚 1.2 V
绝对VMIN –0.4 V
峰峰(peak-to-peak)差分输入电压 200 1600 mV
VICM (AC耦合) VCCR_GXB =1.03 V 0 V
VICM (DC耦合) PCIe参考时钟的HCSL I/O标准 250 550 mV
发送器REFCLK相位噪声(800 MHz) 78 100 Hz –70 dBc/Hz
1 kHz –90 dBc/Hz
10 kHz –100 dBc/Hz
100 kHz –110 dBc/Hz
≥ 1 MHz –120 dBc/Hz
RREF 2.0 k ±1% 2.0 k ±1% Ω
TSSC-MAX-PERIOD-SLEW 最大扩频时钟(SSC) df/dt     0.75  
注: 使用PCI Express时,必须满足PCI Express Base Specification Revision 3.0的4.3.7 Refclk Specifications for 2.5 GT/s and 5.0 GT/s4.3.8 Refclk Specification for 8.0 GT/s部分中指定的参考时钟相位抖动要求。
表 48.  L-Tile收发器时钟网络最大数据速率规范
时钟网络 最大性能 79 通道范围 单位
ATX fPLL CMU
x1 17.4 12.5 10.3125 6个通道 Gbps
x6 17.4 12.5 N/A 6个通道 Gbps
x24 17.4 83 12.5 N/A

上2组和下1组(总共24个通道)

或者

下2组和上1组(总共24个通道)

Gbps
GXT clock lines 26.6 N/A N/A 同一收发器组中的4个GXT通道,其中2个通道来自上面组,另外2个通道来自下面组。 80 Gbps
表 49.  L-Tile接收器规范
符号/说明 条件 收发器速度等级3 单位
Min Typ Max
支持的I/O标准 高速差分I/O,CML,差分LVPECL和LVDS
接收器管脚的绝对VMAX 81 1.2 V
Absolute VMIN for a receiver pin 81 82 -0.4 V
最大峰峰(peak-to-peak)差分输入电压VID (diff p-p) VCCR_GXB = 1.03 V 83 2.0 V
差分片上匹配电阻 85-Ω setting 85 ± 20% Ω
100-Ω setting 100 ± 20% Ω
VICM (AC coupled) VCCR_GXB = 1.03 V 700 mV
VCCR_GXB = 1.12 V 750 mV
tLTR 84 1 ms
tLTD 85 4 µs
tLTD_manual 86 4 µs
tLTR_LTD_manual 87 15 µs
运行长度 200 UI
CDR ppm容限 PCIe-only -300 300 ppm
所有其他协议 -1000 1000 ppm
表 50.  L-Tile收发器规范
符号/说明 条件 收发器速度等级2和3 单位
Min Typ Max
支持的I/O标准 高速差分I/O 88
差分片上匹配电阻 85-Ω setting 85 ± 20% Ω
100-Ω setting 100 ± 20% Ω
VOCM (AC耦合) VCCT_GXB = 1.03 V 515 mV
上升时间 89 20%到80% 20 130 ps
下降时间89 80%到20% 20 130 ps
内部差分对偏移(intra-differential pair skew) TX VCM = 0.5 V,15 ps的摆率 15 90 ps
表 51.  L-Tile典型发送器VOD设置
符号 VOD Setting 91 VOD/VCCT_GXB 比率
VOD differential value = VOD/VCCT_GXB ratio x VCCT_GXB 31 1.00
30 0.97
29 0.93
28 0.90
27 0.87
26 0.83
25 0.80
24 0.77
23 0.73
22 0.70
21 0.67
20 0.63
19 0.60
18 0.57
17 0.53
16 0.50
15 0.47
14 0.43
13 0.40
12 0.37
表 52.  L-Tile发送器通道到通道偏移规范
模式 通道范围 最大偏移 单位
x6 Clock 一个bank中高达6个通道 61 ps
x24 Clock 一个tile中高达24个通道 500 92 ps
表 53.   Intel® Stratix® 10 L-Tile器件的收发器时钟规范
时钟 单位
reconfig_clk ≤ 150 MHz
RX检测电路的fixed_clk 250 ± 20% MHz

关于OSC_CLK_1规范,请参考“外部配置时钟源要求”部分。

77 当fPLL用于HDMI协议时, fMIN为25 MHz。
78 使用下面公式计算800 MHz以外的REFCLK相位噪声要求REFCLK phase noise at f (MHz) = REFCLK phase noise at 800 MHz + 20*log(f/800)。
79 最大数据速率取决于速度等级。
80 如果使用一个组中较高的ATX PLL作为主GXT PLL,那么通道范围包括上面组中的两个GXT通道。如果使用一个组中较低的ATX PLL作为主GXT PLL,那么通道范围包括下面组中的两个GXT通道。
81 器件在此绝对最大值上不能耐受长时间的运行。
82 在配置FPGA之前,无源上拉电阻(passive pull up resistance)防止AC耦合接收器管脚上的0-V共模电压。
83 运行在大于16 Gbps数据速率的绑定通道要求管脚上的电压是1.12 V ± 20 mV。对于指定的L-Tile,如果存在需要更高电源的通道,那么要将该侧上的所有通道连接到更高的电源。
84 tLTR是接收器CDR脱离复位后,或者CDR的校准完成后锁定到输入参考时钟频率所需要的时间。
85 tLTDrx_is_lockedtodata信号变高后,接收器CDR开始恢复有效数据所需要的时间。
86 tLTD_manual是CDR运行在手动模式下时rx_is_lockedtodata信号变高后接收器CDR开始恢复有效数据所需要的时间。
87 tLTR_LTD_manual是CDR运行在手动模式下时rx_is_lockedtoref 信号变高后接收器CDR必须保持锁定到参考(LTR)模式的时间。
88 高速差分I/O是 Intel® Stratix® 10 L-/H-Tile收发器中发送器的专用I/O标准。
89 Intel® Quartus® Prime软件根据配置的数据速率或功能模式自动选择相应的摆率(slew rate)。
90 本规范适用于Hyper Memory Cube。
91 Intel建议使用一个31到17的VOD
92 不是所有的配置都支持500 ps,这取决于Master CGB布局。