Intel® Stratix® 10器件数据表

ID 683181
日期 12/02/2019
Public
文档目录

差分SSTL I/O标准规范

表 23.   Intel® Stratix® 10器件的差分SSTL I/O标准规范
I/O标准 VCCIO (V) VSWING(DC) (V) VSWING(AC) (V) VIX(AC) (V)
Min Typ Max Min Max Min Max Min Typ Max
SSTL-18 Class I, II 1.71 1.8 1.89 0.25 VCCIO + 0.6 0.5 VCCIO + 0.6 VCCIO/2 – 0.175 VCCIO/2 + 0.175
SSTL-15 Class I, II 1.425 1.5 1.575 0.2 36 2(VIH(AC) – VREF) 2(VREF – VIL(AC)) VCCIO/2 – 0.15 VCCIO/2 + 0.15
SSTL-135 1.283 1.35 1.45 0.18 36 2(VIH(AC) – VREF) 2(VIL(AC) – VREF) VCCIO/2 – 0.15 VCCIO/2 + 0.15
SSTL-125 1.19 1.25 1.31 0.18 36 2(VIH(AC) – VREF) 2(VIL(AC) – VREF) VCCIO/2 – 0.15 VCCIO/2 + 0.15
SSTL-12 1.14 1.2 1.26 0.16 36 2(VIH(AC) – VREF) 2(VIL(AC) – VREF) VREF – 0.15 VCCIO/2 VREF + 0.15
36 VSWING(DC)的最大值没有被定义。但是,每个单端信号都需要在相应的单端限制 (VIH(DC)和VIL(DC))内。