Intel® Stratix® 10器件数据表

ID 683181
日期 12/02/2019
Public
文档目录

HPS时钟性能

表 76.   Intel® Stratix® 10器件的最大HPS时钟频率
性能 VCCL_HPS (V) MPU频率(MHz) SDRAM互连频率128 (MHz) L3互连频率(MHz)
–E1V, –I1V SmartVID 1,200 533 400
0.9 1,200 533 400
0.94 1,350 533 400 129
–E2V, –I2V SmartVID 1,000 467 400
0.9 1,000 467 400
0.94 1,000 467 400
–E3V, –I3V SmartVID 800 400 333
0.9 800 400 333
0.94 800 400 400
–E2L, –I2L 130 0.9 1200 467 400
0.94 1,350 467 400 129
–E3X, –I3X 130 0.9 1,200 400 400
0.94 1,350 400 400 129
128 此频率用于hmc_free_clk,是HPS外部存储器接口(EMIF)的频率的一半。
129 如果MPU频率为1,350 MHz,那么由于时钟比率,L3互连频率为385 MHz。
130

请注意:对于–E2L、–I2L、–E3X和–I3X器件,VCCL_HPS不能连接到SmartVID。