Intel® Stratix® 10器件数据表

ID 683181
日期 12/02/2019
Public
文档目录

OCT校准模块规范

表 42.   Intel® Stratix® 10器件的OCT校准模块规范
符号 说明 Min Typ Max 单位
OCTUSRCLK OCT校准模块要求的时钟 20 MHz
TOCTCAL RS OCT /RT OCT校准所要求的OCTUSRCLK时钟周期数 > 2000 Cycles
TOCTSHIFT 移出OCT代码所需的OCTUSRCLK时钟周期数 32 Cycles
TRS_RT 双向I/O缓冲器中dyn_term_ctrloe信号跳变之间所需的时间,以便在RS OCT和RT OCT之间进行动态切换 8 Full-rate cycle
图 6. oe和dyn_term_ctrl信号的时序图