Intel® Stratix® 10器件数据表

ID 683181
日期 12/02/2019
Public
文档目录

HPS走线时序特征

表 92.   Intel® Stratix® 10器件的走线时序要求

要增加走线带宽, Intel® 建议在HPS Platform Designer (Standard)组件中将走线接口布线到FPGA。 FPGA走线接口提供64-bit单倍数据速率路径,可以转换为双倍数据速率,以最大限度地减少FPGA I/O使用。

根据连接到HPS走线接口的走线模块,您可能需要包括电路板端接以实现最大的采样速度。有关电路板端接的建议,请参考走线模块数据表。

大多数走线模块实现可编程时钟和数据偏移,以改善走线数据时序裕量。或者,您可以使用HPS可编程I/O延迟更改时钟到数据的时序关系。

符号 说明 Min Typ Max 单位
Tclk 走线时钟周期 6.667 ns
Tclk_jitter 走线时钟输出抖动 2 %
Tdutycycle 走线时钟最大占空比 45 50 55 %
Td Tclk到D0–D15输出数据延迟 0 1.8 ns
图 24. 走线时序图