仅对英特尔可见 — GUID: dqf1492706394321
Ixiasoft
HPS SD/MMC时序特征
符号 | 说明 | Min | Typ | Max | 单位 |
---|---|---|---|---|---|
Tsdmmc_cclk | SDMMC_CLK时钟周期(标识模式) | 2500 | — | — | ns |
SDMMC_CCLK时钟周期(SDR12) | 40 | — | — | ns | |
SDMMC_CCLK时钟周期(SDR25) | 20 | — | — | ns | |
Tdutycycle | SDMMC_CCLK占空比 | 45 | 50 | 55 | % |
Tsdmmc_cclk_jitter | SDMMC_CCLK输出抖动 | — | — | 2 | % |
Tsdmmc_clk | 4分频之前的内部参考时钟 | 5 | — | — | ns |
Td | SDMMC_CMD/SDMMC_DATA[7:0]输出延迟135 | Tsdmmc_clk × drvsel/2 | — | 3 + (Tsdmmc_clk × drvsel/2) | ns |
Tsu | SDMMC_CMD/SDMMC_DATA[7:0]输入设置 136 | 6 – (Tsdmmc_clk × smplsel/2) | — | — | ns |
Th | SDMMC_CMD/SDMMC_DATA[7:0]输入保持136 | 0.5 + (Tsdmmc_clk × smplsel/2) | — | — | ns |
没有HPS I/O支持3 V模式,而SD/MMC卡在上电时必须运行在3 V电压上。eMMC器件在上电时可以运行在1.8 V电压上。
注: SD卡在3 V电压上电。要支持SD,您的设计必须在SD卡和HPS SD/MMC接口之间包括一个电平转换器(level shifter)。
图 11. SD/MMC时序图
相关信息
135 当sdmmc寄存器中的drvsel比特域被设置成3时(在system manager中),并且参考时钟(sdmmc_clk)为为200 MHz(举例说明)时,输出延时为7.5到10.5 ns。
136 当sdmmc寄存器中的smplsel比特域被设置成2时(在system manager中),并且参考时钟(sdmmc_clk)为为200 MHz(举例说明)时,设置时间(setup time)为1 ns,保持时间(hold time)为5.5 ns。