Intel® Stratix® 10器件数据表

ID 683181
日期 12/02/2019
Public
文档目录

可编程IOE延时

表 105.   Intel® Stratix® 10器件中的可编程IOE延迟

关于每个设置的具体值,请使用最新版的 Intel® Quartus® Prime软件。表中的值是排除括固有延迟(intrinsic delay,在最小偏移设置上的延迟)后的具有最大偏移设置的可编程IOE延迟。

可编程IOE延时设置仅适用于I/O缓冲,并不能应用于PHY Lite for Parallel Interfaces Intel Stratix 10 FPGA IP core中任何其他的延迟单元。

参数162 最大偏移(Maximum Offset) 最小偏移(Minimum Offset)163 快速模型 慢速模型 单位
工业/扩展 –E1V, –I1V –E2V, –I2V –E3V, –I3V
Input Delay Chain ( INPUT_DELAY_CHAIN ) 63 0 1.575 2.310 2.352 2.654 ns
Output Delay Chain ( OUTPUT_DELAY_CHAIN ) 15 0 0.387 0.523 0.560 0.629 ns
162 通过在 Intel® Quartus® Prime软件中的Assignment Name列中选择Input Delay Chain SettingOutput Delay Chain Setting来设置此值。
163 最小偏移不包括固有延迟(intrinsic delay)。