仅对英特尔可见 — GUID: kly1441346399950
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: kly1441346399950
Ixiasoft
6.3.1. General选项卡
参数 | 值 | 默认值 | 说明 |
---|---|---|---|
What is the number of multipliers? | 1 - 4 |
1 | 将要添加到一起的乘法器数量。值为1到4。 |
How wide should the A input buses be? | 1 - 256 | 16 | 指定dataa[]端口的宽度。 |
How wide should the B input buses be? | 1 - 256 | 16 | 指定datab[]端口的宽度。 |
How wide should the 'result' output bus be? | 1 - 256 | 32 | 指定result[]端口的宽度。 |
Create an associated clock enable for each clock | On Off |
Off | 选择该选项已创建每个时钟的时钟使能。 |