仅对英特尔可见 — GUID: mjl1548141467743
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: mjl1548141467743
Ixiasoft
3.2.3.1. 乘加或乘减模式
此模式执行的浮点乘法运算,随后会进行浮点加法或浮点减法。Chainin参数允许使能多链(multiple-chain)模式。
Chainin参数 | 乘加模式 | 乘减模式 |
---|---|---|
Disable | fp32_result = (fp32_mult_a*fp32_mult_b) + fp32_adder_a | fp32_result = (fp32_mult_a*fp32_mult_b) - fp32_adder_a |
Enable | fp32_result = (fp32_mult_a*fp32_mult_b) + fp32_chainin | fp32_result = (fp32_mult_a*fp32_mult_b) - fp32_chainin |
浮点乘加或乘减模式支持下列异常标志:
- fp32_mult_invalid
- fp32_mult_inexact
- fp32_mult_overflow
- fp32_mult_underflow
- fp32_adder_invalid
- fp32_adder_inexact
- fp32_adder_overflow
- fp32_adder_underflow
图 39. 英特尔® Agilex™ 7器件的乘加或乘减模式