仅对英特尔可见 — GUID: vfm1548141270223
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: vfm1548141270223
Ixiasoft
3.1.5.3. 27-bit脉动FIR模式
在27-bit脉动FIR模式中,配置chainout加法器或累加器用于64-bit操作,使用27-bit数据(54-bit乘积)时提供10位成本(overhead)。
(27-bit脉动FIR模式支持每个DSP模块一阶脉动滤波器(one stage systolic filter)的实现。此模式中不需要脉动寄存器。
图 27. 英特尔® Agilex™ 7器件的27-Bit脉动FIR模式