仅对英特尔可见 — GUID: sxq1564568359839
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: sxq1564568359839
Ixiasoft
5.5.4. 内部系数选项卡
参数 | IP生成的参数 | 值 | 默认值 | 描述 |
---|---|---|---|---|
'ax' operand source | operand_source_max | input coef |
input | 指定ax输入总线的操作数源文件。 选择coef以使用 ax输入总线向顶部乘法器提供常数系数。 |
‘bx' operand source | operand_source_mbx | input coef |
input | 指定bx输入总线的操作数源文件。 选择coef以使用 ax输入总线向底部乘法器提供常数系数。 |
'coefsel' Input Register Configuration('coefsel’ 输入寄存器配置) | ||||
Enable 'coefsela' input register | coef_sel_a_clken | no_reg ena0 ena1 ena2 |
no_reg | 指定coefsela输入寄存器的时钟使能信号。 |
Enable 'coefselb' input register | coef_sel_b_clken | no_reg ena0 ena1 ena2 |
no_reg | 指定coefselb输入寄存器的时钟使能信号。 |
Coefficient Storage Configuration(系数储存配置) | ||||
coef_a_0 | coef_a_0 | 整数 | 0 | 指定ax输入总线的系数值。 18-bit操作模式下,最大输入值是218 - 1。27-bit操作模式下,最大值是227 - 1。 |
coef_a_1 | coef_a_1 | |||
coef_a_2 | coef_a_2 | |||
coef_a_3 | coef_a_3 | |||
coef_a_4 | coef_a_4 | |||
coef_a_5 | coef_a_5 | |||
coef_a_6 | coef_a_6 | |||
coef_a_7 | coef_a_7 | |||
coef_b_0 | coef_a_0 | 整数 | 0 | 指定bx输入总线的系数值。 当操作数设置为unsigned和negate时,将系数值设置为大于67108864。 这些参数在m27×27操作模式中不可用。 |
coef_b_1 | coef_a_1 | |||
coef_b_2 | coef_a_2 | |||
coef_b_3 | coef_a_3 | |||
coef_b_4 | coef_a_4 | |||
coef_b_5 | coef_a_5 | |||
coef_b_6 | coef_a_6 | |||
coef_b_7 | coef_a_7 |