仅对英特尔可见 — GUID: kly1441589894456
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: kly1441589894456
Ixiasoft
6.3.7. 流水线选项卡
参数 | IP生成的参数 | 值 | 默认值 | 描述 |
---|---|---|---|---|
流水线配置 | ||||
Do you want to add pipeline register to the input? | gui_pipelining | No, Yes |
No | 选择Yes以使能一个流水线寄存器的额外级别用于输入信号。 必须为Please specify the number of latency clock cycles参数指定一个大于0的值。 |
Please specify the number of latency clock cycles | latency | 任何大于0的值 | 0 | 在时钟周期中指定所需的延迟。 流水线寄存器的一个级别=时钟周期中的一次延迟。 必须为Do you want to add pipeline register to the input?选择YES以使能该选项。 |
What is the source for clock input? | gui_input_latency_clock | CLOCK0, CLOCK1, CLOCK2 |
CLOCK0 | 选择Clock0,Clock1或Clock2以使能和指定流水线寄存器输入时钟信号。 必须为Do you want to add pipeline register to the input?选择YES以使能该选项。 |
What is the source for asynchronous clear input? | gui_input_latency_aclr | NONE ACLR0 ACLR1 |
NONE | 指定额外流水线寄存器的寄存器异步清零源。 必须为Do you want to add pipeline register to the input?选择YES以使能该选项。 |
What is the source for synchronous clear input? | gui_input_latency_sclr | NONE SCLR0 SCLR1 |
NONE | 指定额外流水线寄存器的寄存器同步清零源。 必须为Do you want to add pipeline register to the input?选择YES以使能该选项。 |