仅对英特尔可见 — GUID: lnj1548140050035
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: lnj1548140050035
Ixiasoft
2.1.10. 定点算术运算的Output寄存器Bank
时钟信号的正边沿(positive edge)触发74-bit可旁路输出寄存器bank。上电后输出寄存器bank不会复位,但可能保存不需要的数据。请先置位CLR信号清零寄存器然后再开始操作。
下列可变精度DSP模块信号控制每个可变精度DSP模块中的输出寄存器:
- CLK
- ENA[2..0]
- CLR[1]
相关信息