仅对英特尔可见 — GUID: qul1548140782270
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: qul1548140782270
Ixiasoft
3.1.4.1. 18 × 19乘法运算与36-Bit输入求和模式
英特尔® Agilex™ 7可变精度DSP模块支持一个18 × 19乘法运算与36-bit输入求和。
18 × 19乘法运算与36-bit输入求和模式使用的方程式:
- resulta =(ax * ay) + bx计算18 x 19乘法运算与36位输入求和。
- resulta =(ax * ay)- bx计算18 x 19乘法运算与36-bit输入的差。
使用上部乘法器为18 × 19乘法运算提供输入,与此同时底部乘法器被旁路。 bx[35..0]提供36-bit输入操作数信号。
使用SUB动态控制信号来控制加法器执行加或减运算。
图 22. 英特尔® Agilex™ 7器件的一个18 x 19乘法运算与36-Bit输入求和模式
此图示中,变量定义如下:
- n = 19用于18 × 19有符号操作数
- n = 18用于18 × 18无符号操作数