英特尔Agilex® 7可变精度DSP模块用户指南

ID 683037
日期 4/11/2023
Public
文档目录

4.2.1. 输入、流水线和输出寄存器的配置

由于 英特尔® Agilex™ 7器件中的时序模型,输入、流水线和输出寄存器的配置受到限制。因此这些寄存器只支持某些配置。

您必须启用相同级别寄存器内的所有寄存器,但您可以使用不同的时钟使能。然而,当端口accumulate连接到恒定的VCC时,应该禁用accumulate_clkenccum_pipeline_clkenaccum_2nd_pipeline_clkenaccum_adder_clken的寄存器设置以避免寄存器清零信号中断恒定的VCC。

以下寄存器应具有相同的时钟使能设置:
  • 寄存器adder_input_clkenaccum_adder_clken,当 operation_mode设置为FP32累加模式,两个累加模式的FP16乘法求和,或FP16 vector three模式时。
  • 寄存器fp16_mult_input_clkenfp32_adder_a_clken,在FP16 vector three模式之外的所有 FP16操作模式下时。