仅对英特尔可见 — GUID: joz1549880742306
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: joz1549880742306
Ixiasoft
4.2.1. 输入、流水线和输出寄存器的配置
由于 英特尔® Agilex™ 7器件中的时序模型,输入、流水线和输出寄存器的配置受到限制。因此这些寄存器只支持某些配置。
您必须启用相同级别寄存器内的所有寄存器,但您可以使用不同的时钟使能。然而,当端口accumulate连接到恒定的VCC时,应该禁用accumulate_clken,ccum_pipeline_clken,accum_2nd_pipeline_clken和accum_adder_clken的寄存器设置以避免寄存器清零信号中断恒定的VCC。
以下寄存器应具有相同的时钟使能设置:
- 寄存器adder_input_clken和accum_adder_clken,当 operation_mode设置为FP32累加模式,两个累加模式的FP16乘法求和,或FP16 vector three模式时。
- 寄存器fp16_mult_input_clken和fp32_adder_a_clken,在FP16 vector three模式之外的所有 FP16操作模式下时。