仅对英特尔可见 — GUID: rdz1550025978185
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: rdz1550025978185
Ixiasoft
4.1.4.1. 动态Scanin
使用输入级联时,顶部乘法器的源文件可以通过置位/解除置位DISABLE_SCANIN输入来在SCANIN和AY之间动态切换。
图 49. 动态Scanin
DISABLE_CHAINOUT信号 | 描述 |
---|---|
Low (0) | 乘法器输入的源是SCANIN输入。 |
High (1) | 乘法器输入源从SCANIN切换到AY。 |
使用DISABLE_SCANIN端口时,将会启用该信号的输入寄存器。该寄存器由自由运行的时钟驱动,无时钟使能或时钟清零信号来控制该寄存器。