1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
7.5. 信号
| 信号 | 是否需要 | 描述 |
|---|---|---|
| aclr | No | 复数乘法器的异步清零。当置位aclr信号高电平时,该功能被异步清零。 |
| sclr | No | 复数乘法器的同步清零。当置位sclr信号高电平,该功能被异步清零。 |
| clock | Yes | 对ALTMULT_COMPLEX功能的时钟输入。 |
| dataa_imag[] | Yes | 复数乘法器数据A信号的虚数输入值。输入信号的大小取决于How wide should the A input buses be?参数值。 |
| dataa_real[] | Yes | 复数乘法器数据A信号的实数输入值。输入信号的大小取决于How wide should the A input buses be?参数值。 |
| datab_imag[] | Yes | 复数乘法器数据B信号的虚数输入值。输入信号的大小取决于How wide should the B input buses be?参数值。 |
| datab_real[] | Yes | 复数乘法器数据B信号的实数输入值。输入信号的大小取决于How wide should the B input buses be?参数值。 |
| ena | No | 复数乘法器时钟信号的有效高电平时钟使能 |
| 信号 | 是否需要 | 描述 |
|---|---|---|
| result_imag | Yes | 乘法器的虚数输出值。输出信号的大小取决于WIDTH_RESULT参数的值。 |
| result_real | Yes | 乘法器的实数输出值。输出信号的大小取决于WIDTH_RESULT参数的值。 |