仅对英特尔可见 — GUID: kly1462433503586
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: kly1462433503586
Ixiasoft
6.2. 功能特性
Multiply Adder Intel FPGA IP核具有如下功能:
- 生成一个乘法器以执行两个数字的乘法运算
注: 当所构建乘法器大于本地支持的大小时,可能/将会因 部分生产实现导致性能影响。
- 支持数据宽度1– 256位
- 支持有符号和无符号数据表示格式
- 支持可配置输入延迟流水线
- 提供一个在有符号和无符号数据支持之间动态切换的选项
- 提供一个在加和减操作之间动态切换的选项
- 支持可选的异步和同步清零以及时钟使能输入端口
- 支持脉动延迟寄存器模式
- 支持每乘法器8个预加载系数的预加器
- 支持预加载常量以补充累加器反馈