仅对英特尔可见 — GUID: ibn1548141186916
Ixiasoft
1. 英特尔® Agilex™ 7可变精度DSP模块概述
2. 英特尔® Agilex™ 7可变精度DSP模块架构
3. 英特尔® Agilex™ 7可变精度DSP模块操作模式
4. 英特尔® Agilex™ 7可变精度DSP块设计考量
5. Native Fixed Point DSP 英特尔® Agilex™ FPGA IP核参考
6. Multiply Adder Intel FPGA IP核参考
7. ALTMULT_COMPLEX Intel FPGA IP核参考
8. LPM_MULT Intel FPGA IP核参考
9. LPM_DIVIDE英特尔FPGA IP核
10. Native Floating Point DSP 英特尔® Agilex™ FPGA IP参考
11. 英特尔® Agilex™ 7可变精度DSP模块用户指南存档
12. 英特尔® Agilex可变精度DSP模块用户指南文档修订历史
仅对英特尔可见 — GUID: ibn1548141186916
Ixiasoft
3.1.5.1. 映射脉动模式用户视图到可变精度模块架构视图
下图显示为,通过重新定时(retime)寄存器和重构加法器,并使用 英特尔® Agilex™ 7可变精度DSP模块(d)的脉动FIR滤波器(a)实现。寄存器B可被重新定时到chainin,ay和ax输入路径上的脉动寄存器中,如(b)中所示。寄存器重新定时的最终结果如(c)中所示。然后重构加法器的位置以进行两个乘法器输出求和。加法器结果被发送到chainout加法器与来自可变精度DSP模块的chainin值相加,如(d)所示。
图 25. 映射脉动模式用户视图到可变精度模块架构视图