英特尔Agilex® 7可变精度DSP模块用户指南

ID 683037
日期 4/11/2023
Public
文档目录

2.2.5. 浮点算术运算的输出寄存器Bank

时钟信号的正边沿(positive edge)触发48-bit(32位数据和16位异常标记)可旁路输出寄存器bank。上电后输出寄存器bank不会复位,并且可能保存不需要的数据。请先使用CLR信号清零寄存器然后再开始操作。

图 14. 用于FP32操作模式的Output寄存器的位置
图 15. 用于FP16操作模式的Output寄存器的位置

下列可变精度DSP模块信号控制每个可变精度DSP模块中的输出寄存器:

  • CLK
  • ENA[2..0]
  • CLR [1]